Informazioni di Base.
Model No.
TLC555IDR
Marchio
FT
Origine
Repubblica Popolare Cinese
Codice SA
85416000
Capacità di Produzione
100000
Descrizione del Prodotto
Descrizione
Il TLC555 è un circuito di temporizzazione monolitico fabbricato utilizzando il processo ti LinCMOS™. Il timer è completamente compatibile con la logica CMOS, TTL e MOS e funziona a frequenze fino a 2 MHz. Grazie all'elevata impedenza di ingresso, questo dispositivo supporta condensatori di temporizzazione più piccoli rispetto a quelli supportati dai modelli NE555 o LM555. Di conseguenza, sono possibili ritardi e oscillazioni di tempo più precise. Il consumo energetico è basso per tutta la gamma di tensione di alimentazione.
Come il NE555, il TLC555 ha un livello di trigger pari a circa un terzo della tensione di alimentazione ed un livello di soglia pari a circa due terzi della tensione di alimentazione. Questi livelli possono essere alterati utilizzando il terminale della tensione di controllo (CONT). Quando l'ingresso trigger (TRIG) scende al di sotto del livello trigger, il flip-flop viene impostato e l'uscita diventa alta. Se IL TRIGGER è al di sopra del livello di trigger e l'ingresso di soglia (THRES) è al di sopra del livello di soglia, il flip-flop viene azzerato e l'uscita è bassa. L'ingresso di reset (RESET) può sovrascrivere tutti gli altri ingressi e può essere utilizzato per avviare un nuovo ciclo di temporizzazione. Se IL RESET è basso, il flipflop viene azzerato e l'uscita è bassa. Quando l'uscita è bassa, un percorso a bassa impedenza è previsto tra il terminale di scarica (DISCH) e GND. Tutti gli ingressi inutilizzati devono essere collegati a un livello logico appropriato per evitare falsi attivazioni.
Come il NE555, il TLC555 ha un livello di trigger pari a circa un terzo della tensione di alimentazione ed un livello di soglia pari a circa due terzi della tensione di alimentazione. Questi livelli possono essere alterati utilizzando il terminale della tensione di controllo (CONT). Quando l'ingresso trigger (TRIG) scende al di sotto del livello trigger, il flip-flop viene impostato e l'uscita diventa alta. Se IL TRIGGER è al di sopra del livello di trigger e l'ingresso di soglia (THRES) è al di sopra del livello di soglia, il flip-flop viene azzerato e l'uscita è bassa. L'ingresso di reset (RESET) può sovrascrivere tutti gli altri ingressi e può essere utilizzato per avviare un nuovo ciclo di temporizzazione. Se IL RESET è basso, il flipflop viene azzerato e l'uscita è bassa. Quando l'uscita è bassa, un percorso a bassa impedenza è previsto tra il terminale di scarica (DISCH) e GND. Tutti gli ingressi inutilizzati devono essere collegati a un livello logico appropriato per evitare falsi attivazioni.